3
ВВЕДЕНИЕ
1. Цель курсового проектирования.
Целью курсового проекта является решение комплексной задачи, охватывающей основные разделы дисциплины «Схемотехника ЭВМ» и заключающейся в выполнении схемотехнического проектирования заказной интегральной микросхемы, выполняющей заданные функции преобразования цифровой информации.
Объектом курсового проектирования являются синхронные пересчетные схемы и реверсивные сдвигающие регистры.
2.Задачи курсового проектирования.
Впроцессе работы над курсовым проектом должны быть рассмотрены и решены следующие задачи:
1)синтез структуры проектируемого устройства;
2)анализ сложности проектируемого устройства и выбор типа триггера, использование которого для реализации устройства позволяет минимизировать его сложность;
3)синтез триггерного устройства выбранного типа;
3.Тематика курсового проектирования Спроектировать схему заказной ИС, выполняющую функцию
восьмиразрядного синхронного реверсивного сдвигающего регистра и синхронной реверсивной пересчётной схемы по следующим исходным данным, приведенным в табл. 1 а, 1б и 2 а, 2 б, соответственно.
4
|
|
|
|
|
Таблица 1а |
|||
Выполняемые |
|
Типы триггеров, подлежащих |
|
|
|
|||
операции сдвига |
рассмотрению при реализации регистра |
|
|
|||||
|
D,JK |
Т,RS |
Т,JK |
D,RS |
|
Т,DV |
|
|
|
|
|
|
|
|
|
|
|
|
|
Две последние цифры шифра |
|
|
|
|||
|
|
|
|
|
|
|
|
|
Влево на 2 разряда |
02 |
06 |
20 |
24 |
|
28 |
|
|
Вправо на 1 разряд |
|
|
|
|
|
|
|
|
Влево на 3 разряда |
00 |
04 |
09 |
22 |
|
26 |
|
|
Вправо на 2 разряда |
|
|
|
|
|
|
|
|
Влево на 1 разряд |
42 |
46 |
60 |
64 |
|
68 |
|
|
Вправо на 3 разряда |
|
|
|
|
|
|
|
|
Влево на 3 разряда |
40 |
44 |
48 |
62 |
|
66 |
|
|
Вправо на 3 разряда |
|
|
|
|
|
|
|
|
Влево на 2 разряда |
82 |
86 |
80 |
84 |
|
88 |
|
|
Вправо на 3 разряда |
|
|
|
|
|
|
|
|
Таблица 1б
|
Типы триггеров, подлежащих рассмотрению |
|||||
Выполняемые |
|
при реализации регистра |
|
|||
операции сдвига |
T,RS |
Т,DV |
D, RS |
T,JK |
|
JK,RS |
|
|
Две после |
дние цифр |
ы шифра |
|
|
Влево на 2 разряда |
03 |
07 |
21 |
25 |
|
29 |
Вправо на 2 разряд |
|
|
|
|
|
|
Влево на 3 разряда |
01 |
05 |
08 |
23 |
|
27 |
Вправо на 2 разряда |
|
|
61 |
|
|
|
Влево на 3 разряд |
43 |
47 |
65 |
|
69 |
|
Вправо на 1 разряда |
|
|
|
|
|
|
Влево на 2 разряда |
41 |
45 |
49 |
63 |
|
67 |
Вправо на 2 разряда |
|
|
|
|
|
|
Влево на 1 разряда |
|
|
|
|
|
|
Вправо на 2 разряда |
87 |
83 |
81 |
85 |
|
89 |
5
|
|
|
|
|
Таблица 2 а |
|
Генерируемая |
Типы триггеров, подлежащих рассмотрению при |
|
||||
послед. двоичных |
|
реализации счётчика |
|
|
||
эквивалентов чисел |
T,RS |
T,DV |
D,RS |
T,JK |
JK,RS |
|
|
|
|
|
|
|
|
|
|
Две последние цифры шифра |
|
|
||
|
|
|
|
|
|
|
7,3,0,6,5,1,4 |
10 |
14 |
18 |
32 |
36 |
|
(4,1,5,6,0,3,7) |
|
|
|
|
|
|
|
|
|
|
|
|
|
7,1,2,3,0,5,4 |
12 |
16 |
30 |
34 |
38 |
|
(4,5,0,3,2,1,7) |
|
|
|
|
|
|
|
|
|
|
|
|
|
0,7,1,5,4,2,3 |
50 |
54 |
58 |
72 |
76 |
|
(3,2,4,5,1,7,0) |
|
|
|
|
|
|
|
|
|
|
|
|
|
0,5,1,7,3,2,4 |
52 |
56 |
70 |
74 |
78 |
|
(4,2,3,7,1,5,0) |
|
|
|
|
|
|
|
|
|
|
|
|
|
5,4,2,0,7,6,1 |
|
|
|
|
|
|
(1,6,7,0,2,4,5) |
92 |
96 |
90 |
94 |
98 |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Таблица 2 б |
|
|
Генерируемая |
|
|
|
|
|
|
|
послед. двоичных |
Типы триггеров, подлежащих рассмотрению при |
|
||||
|
эквивалентов |
|
реализации счётчика |
|
|
||
|
чисел |
D,JK |
Т,RS |
Т,JK |
D,RS |
Т,DV |
|
|
|
|
Две последние цифры шифра |
|
|
||
5,4,2,0,7,6,1 |
11 |
15 |
19 |
33 |
37 |
|
|
(1,6,7,0,2,4,5) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
1,5,6,2,4,3,0 |
13 |
17 |
31 |
35 |
39 |
|
|
(0,3,4,2,6,5,1) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
7,3,0,6,5,1,4 |
51 |
55 |
59 |
73 |
77 |
|
|
(4,1,5,6,0,3,7) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
7,4,5,3,6,1,0 |
53 |
57 |
71 |
75 |
79 |
|
|
(0,1,6,3,5,4,7) |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
0,7,1,5,4,2,3 |
|
|
|
|
|
|
|
(3,2.4,5,1,7,0) |
93 |
97 |
91 |
95 |
99 |
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|